在構裝技術尚未完全進入3D TSV量產之前,FOWLP為目前最具發展潛力的新興技術。此技術起源於英飛凌(Infineon)在2001年所提出之嵌入式晶片扇出專利,後續於2006年發表技術文件後,環氧樹脂化合物(EMC)之嵌入式晶片,也稱作扇出型晶圓級構裝(FOWLP),先後被應用於各種元件上,例如:基頻(Baseband)、射頻(RF)收發器和電源管理IC(PMIC)等。其中著名公司包括英飛凌、英特爾(Intel)、Marvell、展訊(Spreadtrum)、三星(Samsung)、LG、華為(Huawei)、摩托羅拉(Motorola)和諾基亞(Nokia)等,許多半導體外包構裝測試服務(OSATS)和代工廠(Foundry),亦開發自己的嵌入式FOWLP,預測在未來幾年,FOWLP市場將有爆炸性之成長。有鑑於此,第三版特別新增第13章扇出型晶圓級(Fan-out WLP)構裝之基本製程與發展概況、第14章嵌入式扇出型晶圓級或面板級構裝(Embedded Fan-out WLP/PLP)技術,以及第15章 3D-IC導線連接技術之發展狀況。在最新第四版特別增加:第16章扇出型面版級封裝技術的演進,第17章3D-IC異質整合構裝技術。
先進微電子3D-IC 構裝(4版)
相關推薦清單
內容描述
目錄大綱
推薦序
序 文
致 謝
第一章 微電子構裝技術概論1
- 前言
- 電子構裝之基本步驟
- 電子構裝之層級區分
- 晶片構裝技術之演進
- 參考資料
第二章 覆晶構裝技術(Flip Chip Package Technology)
- 前言
- 覆晶構裝技術(Flip Chip Technology)介紹
- 其他各種覆晶構裝技術
- 結論
- 參考資料
第三章 覆晶構裝之 UBM 結構及蝕刻技術
- 前言
- UBM 結構
- UBM 濕式蝕刻製程及設備
- 各種 UBM 金屬層之蝕刻方法及注意事項
- 結論
- 參考資料
第四章 微電子系統整合技術之演進
- 前言
- 系統整合技術之演進
- 電子數位整合之五大系統技術
- 結論
- 參考文獻
第五章 3D-IC 技術之發展趨勢
- 前言
- 構裝技術之演進
- TSV 製作 3D 晶片堆疊的關鍵技術
- 結論
- 參考文獻
第六章 TSV 製程技術整合分析
- 前言
- 導孔的形成(Via Formation)
- 導孔的填充(Via Filling)
- 晶圓接合(Wafer Bonding)
- 晶圓薄化(Wafer Thinning)
- 發展 3D 系統整合之各種 TSV 技術
- 結論
- 參考文獻
第七章 3D-IC 製程之晶圓銅接合應用
- 前言
- 晶圓銅接合方式
- 銅接合的基本性質(Fundamental Properties of Cu Bonding)
- 銅接合的發展(Cu Bond Development)
- 結論
- 參考資料
第八章 TSV 銅電鍍製程與設備之技術整合分析(TSV Copper Electroplating Process and Tool)
- 前言(Introduction)
- TSV 銅電鍍設備(TSV Copper Electroplating Equipment)
- TSV 銅電鍍製程(TSV Copper Electroplating Process)
- 影響 TSV 導孔電鍍銅填充之因素(Factors Affecting Copper Plating)
- 電鍍液之化學成份
- TSV 電鍍銅製程之需求
- 結論
- 參考文獻
第九章 無電鍍鎳金在先進構裝技術上之發展 - 前言
- 無電鍍鎳金之應用介紹
- 無電鍍鎳金製程問題探討
- 無電鍍鎳製程
- 無電鍍(化學鍍)金
- 結論
- 參考資料
第十章 環保性無電鍍金技術於電子產業上之發展
- 前言
- 非氰化物鍍液(Non-Cyanide Bath)的發展狀況
- 結論
- 參考文獻
第十一章 無電鍍鈀(Electroless Plating Palladium)技術
- 聯氨鍍液(Hydrazine-Based Baths)
- 次磷酸鹽鍍液(Hypophosphite Based Baths)
- 使用其他還原劑之鍍液
- 無電鍍鈀合金
- 結論
- 參考文獻
第十二章 3D IC 晶圓接合技術(Overview of 3D IC Wafer Bonding Technology)
- 前言
- 晶圓對位製程(Wafer Alignment Process)
- 晶圓接合製程(Wafer Bonding Process)
- 結論
- 參考文獻
第十三章 扇出型晶圓級(Fan-out WLP)構裝之基本製程與發展方向
- 前言
- Fan-out WLP 基本製造流程
- Fan-out WLP 之 RCP 與 eWLP 技術
- Fan-out WLP 所面臨的挑戰
- 完全鑄模(Fully Molded)Fan-out WLP 技術
- Fan-out WLP 的未來發展方向
- 結論
- 參考資料
第十四章 嵌入式散出型晶圓級或面版級構裝技術(Embedded Fan-out Wafer/Panel Level Packaging) 1. 嵌入式晶片(Embedded Chips)
- FOWLP 的形成(Formation of FOWLP)
- RDL 製作方法(RDL Process)
- 圓形或方形重新配置之載具的選擇
- 介電材料
- 膠體材料
- 結論
- 參考資料
第十五章 3D-IC 導線連接技術之發展狀況
- 前言
- 晶片對晶片(C2C)與晶片對晶圓(C2W)堆疊技術
- 晶圓對晶圓(W2W)堆疊技術
- 結論
- 參考資料
第十六章 扇出型面版級封裝技術的演進
- 前言
- J-Devices 的 WFOP 技術
- Fraunhofer 的 FOPLP 技術
- SPIL 的 P-FO 技術
- FOPLP 技術必須克服的挑戰
- 結論
- 參考文獻
第十七章 3D-IC異質整合構裝技術
- 前言
- 3D-IC 異質整合技術
- 3D-IC FOWLP 的未來發展方向
- 結論
- 參考資料
索引
作者介紹
作者簡介
許明哲
現職:
弘塑科技
負責半導體設備之製程研發
學歷:
國立成功大學材料科學及工程研究所畢業
經歷:
工業技術研究院材料所
材料機械性能分析副研究員
中德電子材枓公司(美商MEMC台灣分公司)
矽晶圓生產部主任
美商科磊公司(KLA & Tencor )
半導體檢測設備應用工程師